wyklad1.pdf

(280 KB) Pobierz
<!DOCTYPE html PUBLIC "-//W3C//DTD HTML 4.01//EN" "http://www.w3.org/TR/html4/strict.dtd">
Wprowadzenie do techniki
Cyfrowej i Mikroelektroniki
Małgorzata Napieralska
Katedra Mikroelektroniki i Technik
Informatycznych
tel. 26-55
mnapier @dmcs.p.lodz.pl
Katedra Mikroelektroniki i Technik Informatycznych PŁ
834129704.004.png
Literatura
W. Marciniak “Przyrządy półprzewodnikowe MOS”, WNT 1991
A.S. Sedra, K.C. Smith “Microelectronic Circuits”, 4th Ed., Oxford
University Press, 1998
I. Sutherland, B. Sproull, D. Harris, "Logical Effort - Designing Fast CMOS
Circuits", Morgan Kaufmann Publishers 1999; http:/ /www.mkp.com /
K. Waczyński, E. Wróbel „Technologie mikroelektroniczne”, Gliwice 2001,
ISBN 83-88000-88-8
M. Napieralska, G. Jabłoński „Podstawy mikroelektroniki”
Łódź 2002, ISBN 83-89003-01-5
M. Napieralska, G. Jabłoński, Ł.Starzak „Laboratorium podstaw
mikroelektroniki”
Łódź 2007
Katedra Mikroelektroniki i Technik Informatycznych PŁ
834129704.005.png
Jeśli dwa nMOS przełączniki są połączone szeregowo,
między C1 i C2 utworzone zostanie połączenie tylko jeśli
do A i B doprowadzimy sygnał '1'.
Realizacja operacji AND
Katedra Mikroelektroniki i Technik Informatycznych PŁ
834129704.006.png 834129704.007.png
Jeśli dwa nMOS przełączniki są połączone równolegle,
między C1 i C2 utworzone zostanie połączenie jeśli do
któregokolwiek wejścia A lub B doprowadzimy sygnał '1'.
Realizacja operacji OR
Katedra Mikroelektroniki i Technik Informatycznych PŁ
834129704.001.png
Jeśli dwa pMOS przełączniki są połączone szeregowo,
między C1 i C2 utworzone zostanie połączenie tylko jeśli do
A i B doprowadzimy sygnał ‘0'.
Realizacja operacji AND zanegowanych wartości logicznych
Katedra Mikroelektroniki i Technik Informatycznych PŁ
834129704.002.png 834129704.003.png
Zgłoś jeśli naruszono regulamin